1. Kondisi [Kembali]

    Modul 1, Percobaan 1, No. 8
   
    Buatlah sebuah rangkaian lengkap yang memuat 3 gerbang NAND dengan 2, 3 input dan 4 input, kemudian gerbang NOR dengan 2 dan 4 input,kemudian 1 gerbang XOR dan 1 gerbang XNOR. Dan output akhir rangkaian keseluruhannya ditunjukkan dengan LED atau LOGIC PROBE. Dimana input awal berupa 3 saklar SPDT.


2. Gambar Rangkaian [Kembali]


Gambar 1. rangkaian sebelum disimulasikan


Gambar 2. rangkaian setelah disimulasikan


 3. Video Simulasi [Kembali]



4. Prinsip Kerja [Kembali]

    Diketahui pada rangkaian terdapat 3 saklar SPDT dengan input masing-masing 1, 0. Lalu, ada gerbang NAND dengan input masing-masing 2,3 dan 4. kemudain ada gerbang NOR dengan input masing-masing 2 dan 4. Selanjutnya ada gerbang XOR dan XNOR dengan input masing-masing 2. Dan terakhir ada logicprobe.

Pada rangkaian apabila saklarnya di inputkan 1, 0, 0 maka pada gerbang NAND (U1) akan mendapatkan input berlogika 1 dari SW1 dan berlogika 0 dari SW2, untuk gerbang NAND (U2) mendapatkan input berlogika 0 dari SW2, lalu berlogika 1 dari SW1 dan berlogika 0 dari SW3, sedangkan untuk NAND(U3) mendapatkan berlogika 0 dari SW3, berlogika 1 dari  SW1, berlogika 0 dari SW2 dan berlogika 0 dari ground. Dikarenakan apabila semuanya berlogika 1 maka outputnya berlogika 0, namun jika salah satu inputnya ada yang berlogika 0 maka outputnya akan berlogika 1.

Kemudian output dari gerbang NAND memasuki input dari gerbang NOR dimana pada gerbang NOR apabila semua inputnya berlogika 0 maka akan mendapatkan logika 1dan apabila ada salah satunya yang berlogika 1 maka akan menghasikan logika 0. Seperti terlihat pada rangkaian untuk gerbang NOR(U4) memiliki 2 input berlogika 1 maka mendapatkan output berlogika 0 dan gerbang NOR(U5) memiliki tiga input berlogika 1 dan satu berlogika 0 dikarenakan adanya tiga input berlogika 1 maka didapatkan output berlogika 0.

Lalu output dari gerbang NOR akan memasuki input dari gerbang XOR dimana pada gerbang XOR jika jumlah input berlogika ganjil maka menghasilkan output berlogika 1, sedangkan jika jumlah input berlogika genap maka menghasilkan output berlogika 0. Dari rangkaian didapatkan pada gerbang XOR memiliki kedua inputnya berlogika sama yaitu berlogika 0 maka mendapatkan output 0.

Dan terakhir output gerbang XOR memasuki output gerbang XNOR dimana gerbang XNOR adalah kebalikan dari gerbang XOR yaitu jika jumlah input berlogika genap maka menghasilkan output berlogika 1, sedangkan jika jumlah input berlogika ganjil maka menghasilkan output berlogika 0. Dari rangkaian didapatkan pada gerbang XNOR memiliki kedua inputnya berlogika sama yaitu berlogika 0 maka mendapatkan output 1, dan hasilnya akan ditampilkan pada logicprobe yaitu berlogika 1.

 

5. Link Download [Kembali]

     






Tidak ada komentar:

Posting Komentar